Dipl.-Ing. Josko Orlovic
Angestellt, FPGA Architekt, Elektrobit Austria GmbH
Abschluss: Dipl.-Ing., Universität Zagreb
Österreich
Werdegang
Berufserfahrung von Josko Orlovic
3 Jahre und 4 Monate, Apr. 2015 - Juli 2018
Entwicklungsingenieur FPGA
In-Vision Digital Imaging Optics GmbH, Melecs GmbH, Lenzing-Technik AG
Embedded Vision, Texas Instruments DLP Technologie, Xilinx FPGA, VHDL, Pcie, GEthernet, LVDS, Vivado, Vivado HLS, MentorG (Siemens) Modelsim, FPGA/Embedded Adaptation des Algorithmus. Technische Project Management, Concept Entwicklung, System Architekt, Entwickler
5 Jahre und 6 Monate, Apr. 2009 - Sep. 2014
FPGA Ingenieur
Xylon d.o.o.
- Registertransferebene (VHDL/Verilog) Hardware-Modellierung in Xilinx FPGA Schaltungen- Xilinx Technologie (Schaltungen, Anwendungen und Tools)- Digitallogik Verhaltensmodellierung (VHDL/Verilog)- IP Cores Entwicklung und Verifizierung - FPGA Anwendungen in Hochgeschwindigkeits-Datenübertragung und Multimedia(Video/Audio) Bereichen (LVDS, MIPI; DVI, HDMI, DP)- Anwendungsentwicklungen in bare-metal Umgebungen- Peripheriegeräteprogrammierungen - Protokollverarbeitung - Anbindung externer Bausteine
Ausbildung von Josko Orlovic
5 Jahre und 6 Monate, Okt. 2003 - März 2009
Elektrotechnik
Universität Zagreb
- Analog- und Digitaltechnik - elektronische Messungen - Signale und Systeme - Netzwerke - automatische Regelung - Telemetrie - C/ASM Programmierung - Mikroelektronik
3 Jahre und 10 Monate, Sep. 1999 - Juni 2003
Mathematik
XV Gymnasium
Sprachen
Englisch
Fließend
Deutsch
Gut
Kroatisch
-