Andrei Arakelov

Angestellt, IP Logic Designer, Intel Corp.

München, Deutschland

Fähigkeiten und Kenntnisse

Verilog
Verilog VHDL
FPGA
ASIC design
RTL design
ASIC prototyping
ASIC emulation
Digital hardware design
Altera
SoC design
Simulation

Werdegang

Berufserfahrung von Andrei Arakelov

  • Bis heute 2 Jahre und 8 Monate, seit Nov. 2021

    IP Logic Designer

    Intel Corp.
  • 18 Jahre und 1 Monat, Okt. 2003 - Okt. 2021

    Hardware Engineer

    SRISA/NIISI

    * RTL design according to architecture specification – block level design, SoC assembly, top-level design; * RTL/netlist simulation, verification, debugging; * FPGA prototyping (Altera Stratix mostly); * general lab equipment use (oscilloscopes, logic analyzers, multimeters, soldering);

Ausbildung von Andrei Arakelov

  • 1 Jahr und 9 Monate, Sep. 2001 - Mai 2003

    Ingegneria Elettronica

    Royal Institute of Technology

    System-on-Chip design international master program

  • 5 Jahre und 7 Monate, Sep. 1995 - März 2001

    Electronic Engineering

    Moscow State Institute of Radio Engineering, Electronics and Automation

Sprachen

  • Russisch

    Muttersprache

  • Englisch

    Fließend

  • Spanisch

    Grundlagen

21 Mio. XING Mitglieder, von A bis Z